- Bachelor’s thesis
- Πληροφορική (ΠΛΗ)
- 31 July 2025
- Ελληνικά
- 76
- Βογιατζής, Ιωάννης
- RISC-V, Επεξεργαστής, Πυρήνας, ISA, Σχεδιασμός, Pipeline, Διαδοχική εκτέλεση, Φόρτωση-Αποθήκευση, ModelSim, VHDL, FPGA, Ανοιχτού Κώδικα Υλικό
- ΠΛΗ40
- 8
- 86
-
-
Η παρούσα πτυχιακή εργασία περιγράφει την υλοποίηση ενός επεξεργαστή ανοιχτού υλικού χρησιμοποιώντας το σύνολο εντολών (ISA) RISC-V. Εξετάζεται η αναγκαιότητα για ανοιχτές αρχιτεκτονικές και η σημασία μιας ανοιχτής ISA. Ο RISC-V, ως ένα αρθρωτό, με υποστήριξη επεκτάσεων, open-source και royalty-free σύνολο εντολών, αναπτύχθηκε αρχικά από το UC Berkeley και είναι κατάλληλος για ακαδημαϊκή και εμπορική χρήση. Ο πυρήνας του επεξεργαστή υλοποιήθηκε πλήρως στη γλώσσα περιγραφής υλικού VHDL. Διαθέτει Load-Store, In-Order εκτέλεση και ένα κλασικό RISC pipeline 5 σταδίων. Η υλοποίηση έγινε εξ ολοκλήρου και δοκιμάστηκε από τον προσομοιωτή ModelSim ISE . Ο πυρήνας σχεδιάστηκε κυρίως για ακαδημαϊκούς και εκπαιδευτικούς σκοπούς, με πληρέστερες εναλλακτικές να είναι διαθέσιμες στην αγορά.
-
-
- Hellenic Open University
- Αναφορά Δημιουργού 4.0 Διεθνές


