Please use this identifier to cite or link to this item: https://apothesis.eap.gr/handle/repo/43285
Title: Σχεδιασμός και Υλοποίηση Εκπαιδευτικής Πλατφόρμας για Μικροελεγκτές και FPGAs
Authors: ΦΑΝΑΡΙΩΤΗΣ, ΑΝΑΣΤΑΣΙΟΣ
metadata.dc.contributor.advisor: ΚΙΤΣΟΣ, ΠΑΡΑΣΚΕΥΑΣ
Keywords: FPGA;Μικροελεκτής;αναπτυξιακή πλακέτα;εκπαιδευτική πλακετα;ψηφιακό σχέδιο
Issue Date: 28-Sep-2019
Abstract: Η εκπαιδευτική αξία και συνεισφορά των εργαστηριακών ενοτήτων στον τομέα των θετικών επιστημών είναι γνωστή και ευρύτατα αποδεκτή. Ιδιαίτερα στην περιοχή της σχεδίασης ψηφιακών συστημάτων και σε οποιοδήποτε επίπεδο ή εκπαιδευτικό αντικείμενο αυτής, όπως η υλοποίηση υλικού ή λογισμικού, μπορούν αυτές οι εκπαιδευτικές ενότητες να καθοριστούν ως αναγκαίες αφού είναι από τις ελάχιστες περιπτώσεις όπου η θεωρητική γνώση μπορεί να εφαρμοστεί άμεσα και το ίδιο άμεσα να παρατηρηθούν τα αποτελέσματα στις αντίστοιχες πειραματικές εργαστηριακές διατάξεις. Η παραπάνω δυνατότητα, όπως είναι λογικό, απαιτεί την χρήση υλικού μέσω του οποίου σχηματίζεται η εκάστοτε πειραματική διάταξη. Μέχρι σήμερα αυτό ήταν εφικτό στον τομέα της ψηφιακής σχεδίασης με την χρήση βασικού υλικού ολοκληρωμένων κυκλωμάτων βάσει των οποίων μπορούσε ο διδασκόμενος να υλοποιήσει το επιθυμητό ψηφιακό σύστημα. Οι εξελίξεις της τελευταίας δεκαετίας στον τομέα της πληροφορικής γενικά και ποιο συγκεκριμένα στον τρόπο σχεδίασης, προγραμματισμού και υλοποίησης τέτοιων συστημάτων έχουν αλλάξει δραματικά τις απαιτήσεις και κατά συνέπεια την δυνατότητα χρήσης υλικού στα εργαστήρια. Η ψηφιακή σχεδίαση, υλοποιείται πλέον με την χρήση HDLs σε ολοκληρωμένα κυκλώματα FPGAs αντί των ολοκληρωμένων κυκλωμάτων πυλών που χρησιμοποιούνταν παλαιότερα, ενώ, δεν υπάρχουν σύγχρονοι μικροελεκτές οι οποίοι με εύκολο τρόπο μπορούν να χρησιμοποιηθούν στην πρωτογενή τους μορφή λόγο της πολυπλοκότητας τους αλλά και της έλλειψης DIP Packaging που μπορεί να χρησιμοποιηθεί σε BreadBoards. Το κενό αυτό ήρθαν να καλύψουν οι αναπτυξιακές πλακέτες μικροελεγκτών όπως το Arduino ή FPGAs όπως η MOJO αλλά με επιπλέον οικονομική επιβάρυνση λόγο του αυξημένου κόστους τους και με ταυτόχρονη μείωση της ευελιξίας χρήσης αφού σε κάθε περίπτωση απαιτείται διαφορετική πλακέτα. Στο παρόν σύγγραμμά μελετώνται οι δυνατότητες ελαχιστοποίησης του κόστους και αύξησης της ευελιξίας με την σχεδίαση μίας ενιαίας αναπτυξιακής πλακέτας γενικής χρήσης η οποία μπορεί να υποστηρίξει σύγχρονες τεχνολογίες μικροελεγκτών και FPGAs και με στόχο το εκπαιδευτικό αντικείμενο της σχεδίασης ψηφιακών συστημάτων σε όλα τα επίπεδα του.
Supervisor: Αναφορά Δημιουργού - Μη Εμπορική Χρήση - Παρόμοια Διανομή 4.0 Διεθνές
Appears in Collections:ΣΔΥ Διπλωματικές Εργασίες

Files in This Item:
File Description SizeFormat 
123950_ΦΑΝΑΡΙΩΤΗΣ_ΑΝΑΣΤΑΣΙΟΣ.pdfΕνιαίο αρχείο διπλωματικής9.39 MBAdobe PDFView/Open


This item is licensed under a Creative Commons License Creative Commons